Open CNLHC opened 5 years ago
考虑结合 https://github.com/dukelec/cdpga 提供的小型FPGA,构建4 to 1射频多路复用器,实现对不同频率范围的信号分别处理,以期获得最平坦的幅频特性。 @NPEIGHT
单板使用2级继电器,第一级双继电器并联,4入2出,第2级使用单继电器,2入一出,总体构成 4 to 1 多路复用。
每个继电器使用mos管驱动
继电器控制引脚接入 CDPGA-Model B 通用IO口
使用高速比较器(联动 #14 ),提供若干参考输入,将参考输入的射频信号转换为方波信号。
FPGA内编写逻辑对参考输入进行测频,并按照不同的动态区间,自动控制多路复用地址。
可以考虑将FPGA的编程相关引脚预留端子,方便编程不同的动态切换逻辑。 需要引出的引脚参考这篇文档
已提交工厂
联动 #15 ,考虑到使用3.3v 数字输出,引入晶体管驱动电路,重新制作射频继电器多路复用模块。