Open harrymore opened 3 years ago
提取的1/4的。 其实像PCB这种图像,不需要太大的感受野,但对像素细节要求比较高。 我们用的其实是Vgg7。 之前主要也是从耗时上考虑的,如果不追求时间的话 可以1/4 1/8 1/16都用来预测然后融合(类似于经典的SSD或者YOLO),这样对一些长跨度的缺陷(例如飞线引起短路)会有一些帮助。
---原始邮件--- 发件人: @.> 发送时间: 2021年7月15日 15:56:51 收件人: @.>; 抄送: @.***>; 主题: [tangsanli5201/DeepPCB] 关于backbone (#10)
你好,请问在论文中提到的backbone,有vgg16 tiny,这个网络应该不是完整的vgg16吧,你们是提取哪一层作为fetrue map呢,是stride=1/8那层的输出吗?
— You are receiving this because you are subscribed to this thread. Reply to this email directly, view it on GitHub, or unsubscribe.
明白,谢谢。另外,问一个问题,请问你们的GPP,每个组合并完后是多少通道呢?
你好,请问在论文中提到的backbone,有vgg16 tiny,这个网络应该不是完整的vgg16吧,你们是提取哪一层作为fetrue map呢,是stride=1/8那层的输出吗?